aboutsummaryrefslogtreecommitdiff
path: root/decoder/armv7/ixheaacd_esbr_qmfsyn64_winadd.s
blob: ebfca727b46bebb0641112ecc35dd5a7e369e175 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
@VOID ixheaacd_esbr_qmfsyn64_winadd(
@WORD32 *tmp1,
@WORD32 *tmp2,
@WORD32 *inp1,
@WORD32 *sample_buffer,
@WORD32 ch_fac)
@R0->Word32 *tmp1
@R1->Word32 *tmp2
@R2->Word32 *inp1
@R3->Word32 *sample_buffer
@R5->ch_fac

.text
.p2align 2
      .global ixheaacd_esbr_qmfsyn64_winadd
      .type ixheaacd_esbr_qmfsyn64_winadd, %function

ixheaacd_esbr_qmfsyn64_winadd:          @ PROC

    STMFD           sp!, {R4-R12, R14}
    VPUSH           {D8- D15}
    LDR             R5, [SP, #104]

    MOV             R7, #0
    VLD1.32         {D0, D1}, [R0]!
    MOV             R12, R2

    VDUP.32         Q15, R7
    VLD1.32         {D2, D3}, [R2]!

    MOV             R10, R0
    MOV             R11, R2
    ADD             R0, R0, #1008
    ADD             R2, R2, #496

    MOV             R6, #64
    MOV             R6, R6, LSL #2
    ADD             R12, R12, R6
    MOV             R7, #256
    MOV             R9, R7, LSL #1
    ADD             R1, R1, R9
    MOV             R6, #64
    MOV             R7, #256
    MOV             R9, R7, LSL #1      @(256*2)
    MOV             R7, #512
    MOV             R8, R7, LSL #1      @(512*2)

    MOV             R5, R5, LSL #2
    VMOV            Q13, Q15
    VMOV            Q14, Q15

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3

    VLD1.32         {D4, D5}, [R0], R8
    VLD1.32         {D6, D7}, [R2], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R0], R8
    VLD1.32         {D10, D11}, [R2], R9

    VMLAL.S32       Q13, D10, D8
    VMLAL.S32       Q14, D11, D9

    VLD1.32         {D12, D13}, [R0], R8
    VLD1.32         {D14, D15}, [R2], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R0], R8
    VLD1.32         {D18, D19}, [R2], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    MOV             R0, R10


    MOV             R2, R11
    VLD1.32         {D0, D1}, [R1]!
    MOV             R10, R1
    VLD1.32         {D2, D3}, [R12]!
    ADD             R1, R1, #1008
    MOV             R11, R12

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3
    VLD1.32         {D4, D5}, [R1], R8
    ADD             R12, R12, #496

    VLD1.32         {D6, D7}, [R12], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R1], R8
    VLD1.32         {D10, D11}, [R12], R9

    VMLAL.S32       Q13, D10, D8
    VMLAL.S32       Q14, D11, D9

    VLD1.32         {D12, D13}, [R1], R8
    VLD1.32         {D14, D15}, [R12], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R1], R8
    VLD1.32         {D18, D19}, [R12], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    VSHRN.S64       D26 , Q13, #31

    VST1.32         D26[0], [R3], R5
    VST1.32         D26[1], [R3], R5

    VSHRN.S64       D27 , Q14, #31

    VST1.32         D27[0], [R3], R5
    VST1.32         D27[1], [R3], R5

    SUB             R6, R6, #8
LOOP_1:

    VLD1.32         {D0, D1}, [R0]!
    MOV             R12, R11
    MOV             R1, R10
    VLD1.32         {D2, D3}, [R2]!
    MOV             R10, R0

    ADD             R0, R0, #1008

    MOV             R11, R2
    ADD             R2, R2, #496


    VMOV            Q13, Q15
    VMOV            Q14, Q15

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3

    VLD1.32         {D4, D5}, [R0], R8
    VLD1.32         {D6, D7}, [R2], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R0], R8
    VLD1.32         {D10, D11}, [R2], R9

    VMLAL.S32       Q13, D10, D8
    VMLAL.S32       Q14, D11, D9

    VLD1.32         {D12, D13}, [R0], R8
    VLD1.32         {D14, D15}, [R2], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R0], R8
    VLD1.32         {D18, D19}, [R2], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    MOV             R0, R10


    MOV             R2, R11
    VLD1.32         {D0, D1}, [R1]!
    MOV             R10, R1
    VLD1.32         {D2, D3}, [R12]!
    ADD             R1, R1, #1008
    MOV             R11, R12

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3
    VLD1.32         {D4, D5}, [R1], R8
    ADD             R12, R12, #496

    VLD1.32         {D6, D7}, [R12], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R1], R8
    VLD1.32         {D10, D11}, [R12], R9

    VMLAL.S32       Q13, D10, D8
    VMLAL.S32       Q14, D11, D9

    VLD1.32         {D12, D13}, [R1], R8
    VLD1.32         {D14, D15}, [R12], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R1], R8
    VLD1.32         {D18, D19}, [R12], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    VSHRN.S64       D26 , Q13, #31

    VST1.32         D26[0], [R3], R5
    VST1.32         D26[1], [R3], R5

    VSHRN.S64       D27 , Q14, #31

    VST1.32         D27[0], [R3], R5
    VST1.32         D27[1], [R3], R5
@@@
    VLD1.32         {D0, D1}, [R0]!
    MOV             R12, R11
    MOV             R1, R10
    VLD1.32         {D2, D3}, [R2]!
    MOV             R10, R0

    VMOV            Q13, Q15
    VMLAL.S32       Q13, D0, D2
    VMOV            Q14, Q15
    VMLAL.S32       Q14, D1, D3

    ADD             R0, R0, #1008

    MOV             R11, R2
    VLD1.32         {D4, D5}, [R0], R8
    ADD             R2, R2, #496


    VLD1.32         {D6, D7}, [R2], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R0], R8
    VLD1.32         {D10, D11}, [R2], R9

    VMLAL.S32       Q13, D8, D10
    VMLAL.S32       Q14, D9, D11

    VLD1.32         {D12, D13}, [R0], R8
    VLD1.32         {D14, D15}, [R2], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R0], R8
    VLD1.32         {D18, D19}, [R2], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    MOV             R0, R10


    MOV             R2, R11
    VLD1.32         {D0, D1}, [R1]!

    MOV             R10, R1
    VLD1.32         {D2, D3}, [R12]!
    ADD             R1, R1, #1008

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3

    MOV             R11, R12
    VLD1.32         {D4, D5}, [R1], R8
    ADD             R12, R12, #496


    VLD1.32         {D6, D7}, [R12], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R1], R8
    VLD1.32         {D10, D11}, [R12], R9

    VMLAL.S32       Q13, D8, D10
    VMLAL.S32       Q14, D9, D11

    VLD1.32         {D12, D13}, [R1], R8
    VLD1.32         {D14, D15}, [R12], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R1], R8
    VLD1.32         {D18, D19}, [R12], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    VSHRN.S64       D26 , Q13, #31

    VST1.32         D26[0], [R3], R5
    VST1.32         D26[1], [R3], R5

    VSHRN.S64       D27 , Q14, #31

    VST1.32         D27[0], [R3], R5
    VST1.32         D27[1], [R3], R5

    SUBS            R6, R6, #8          @1

    BGT             LOOP_1

    VLD1.32         {D0, D1}, [R0]!
    MOV             R12, R11
    MOV             R1, R10
    VLD1.32         {D2, D3}, [R2]!
    MOV             R10, R0

    VMOV            Q13, Q15
    VMLAL.S32       Q13, D0, D2
    VMOV            Q14, Q15
    VMLAL.S32       Q14, D1, D3

    ADD             R0, R0, #1008

    MOV             R11, R2
    VLD1.32         {D4, D5}, [R0], R8
    ADD             R2, R2, #496


    VLD1.32         {D6, D7}, [R2], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R0], R8
    VLD1.32         {D10, D11}, [R2], R9

    VMLAL.S32       Q13, D8, D10
    VMLAL.S32       Q14, D9, D11

    VLD1.32         {D12, D13}, [R0], R8
    VLD1.32         {D14, D15}, [R2], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R0], R8
    VLD1.32         {D18, D19}, [R2], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    MOV             R0, R10


    MOV             R2, R11
    VLD1.32         {D0, D1}, [R1]!

    MOV             R10, R1
    VLD1.32         {D2, D3}, [R12]!
    ADD             R1, R1, #1008

    VMLAL.S32       Q13, D0, D2
    VMLAL.S32       Q14, D1, D3

    MOV             R11, R12
    VLD1.32         {D4, D5}, [R1], R8
    ADD             R12, R12, #496


    VLD1.32         {D6, D7}, [R12], R9

    VMLAL.S32       Q13, D6, D4
    VMLAL.S32       Q14, D7, D5

    VLD1.32         {D8, D9}, [R1], R8
    VLD1.32         {D10, D11}, [R12], R9

    VMLAL.S32       Q13, D8, D10
    VMLAL.S32       Q14, D9, D11

    VLD1.32         {D12, D13}, [R1], R8
    VLD1.32         {D14, D15}, [R12], R9

    VMLAL.S32       Q13, D12, D14
    VMLAL.S32       Q14, D13, D15

    VLD1.32         {D16, D17}, [R1], R8
    VLD1.32         {D18, D19}, [R12], R9

    VMLAL.S32       Q13, D16, D18
    VMLAL.S32       Q14, D17, D19

    VSHRN.S64       D26 , Q13, #31

    VST1.32         D26[0], [R3], R5
    VST1.32         D26[1], [R3], R5

    VSHRN.S64       D27, Q14, #31

    VST1.32         D27[0], [R3], R5
    VST1.32         D27[1], [R3], R5

    VPOP            {D8 - D15}
    LDMFD           sp!, {R4-R12, R15}
    @ ENDP