aboutsummaryrefslogtreecommitdiff
path: root/decoder/armv7/ixheaacd_post_twiddle_overlap.s
blob: 57d20cdb5a1b7f327122c1341b0a0dd38e3e3aed (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
528
529
530
531
532
533
534
535
536
537
538
539
540
541
542
543
544
545
546
547
548
549
550
551
552
553
554
555
556
557
558
559
560
561
562
563
564
565
566
567
568
569
570
571
572
573
574
575
576
577
578
579
580
581
582
583
584
585
586
587
588
589
590
591
592
593
594
595
596
597
598
599
600
601
602
603
604
605
606
607
608
609
610
611
612
613
614
615
616
617
618
619
620
621
622
623
624
625
626
627
628
629
630
631
632
633
634
635
636
637
638
639
640
641
642
643
644
645
646
647
648
649
650
651
652
653
654
655
656
657
658
659
660
661
662
663
664
665
666
667
668
669
670
671
672
673
674
675
676
677
678
679
680
681
682
683
684
685
686
687
688
689
690
691
692
693
694
695
696
697
698
699
700
701
702
703
704
705
706
707
708
709
710
711
712
713
714
715
716
717
718
719
720
721
722
723
724
725
726
727
728
729
730
731
732
733
734
735
736
737
738
739
740
741
742
743
744
745
746
747
748
749
750
751
752
753
754
755
756
757
758
759
760
761
762
763
764
765
766
767
768
769
770
771
772
773
774
775
776
777
778
779
780
781
782
783
784
785
786
787
788
789
790
791
792
793
794
795
796
797
798
799
800
801
802
803
804
805
806
807
808
809
810
811
812
813
814
815
816
817
818
819
820
821
822
823
824
825
826
827
828
829
830
831
832
833
834
835
836
837
838
839
840
841
842
843
844
845
846
847
848
849
850
851
852
853
854
855
856
857
858
859
860
861
862
863
864
865
866
867
868
869
870
871
872
873
874
875
876
877
878
879
880
881
882
883
884
885
886
887
888
889
890
891
892
893
894
895
896
897
898
899
900
901
902
903
904
905
906
907
908
909
910
911
912
913
914
915
916
917
918
919
920
921
922
923
924
925
926
927
928
929
930
931
932
933
934
935
936
937
938
939
940
941
942
943
944
945
946
947
948
949
950
951
952
953
954
955
956
957
958
959
960
961
962
963
964
965
966
967
968
969
970
971
972
973
974
975
976
977
978
979
980
981
982
983
984
985
986
987
988
989
990
991
992
993
994
995
996
997
998
999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
@/******************************************************************************
@ *
@ * Copyright (C) 2018 The Android Open Source Project
@ *
@ * Licensed under the Apache License, Version 2.0 (the "License");
@ * you may not use this file except in compliance with the License.
@ * You may obtain a copy of the License at:
@ *
@ * http://www.apache.org/licenses/LICENSE-2.0
@ *
@ * Unless required by applicable law or agreed to in writing, software
@ * distributed under the License is distributed on an "AS IS" BASIS,
@ * WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
@ * See the License for the specific language governing permissions and
@ * limitations under the License.
@ *
@ *****************************************************************************
@ * Originally developed and contributed by Ittiam Systems Pvt. Ltd, Bangalore
@*/


.text
.p2align 2
.global ixheaacd_post_twid_overlap_add_armv7

ixheaacd_post_twid_overlap_add_armv7:

    STMFD           sp!, {R4-R12}
    VPUSH           {d8 - d15}

    LDR             R4, [sp, #100]
    LDR             R5, [sp, #104]
    LDR             R6, [sp, #108]

    LSL             R9, R3, #2
    ASR             R9, R9, #1
    ADD             R6, R6, R9
    SUB             R6, R6, #4

    MOVW            R8, #7500
    ADD             R2, R2, R8



    VMOV.S16        D18, #50
    RSB             R9, R5, #15
    VMOV.S32        Q10, #0x0000000
    VDUP.32         Q8, R5
    SUB             R5, R5, #16
    STR             R5, [sp, #116]
    MOV             R8, #1
    LSL             R8, R8, R9
    STR             R8, [sp, #120]


ARM_PROLOGUE:


    LDR             R8, [R1], #4
    LDR             R9, [R1], #4

    LDR             R10, [R2], #4

    SMULWT          R11, R8, R10
    SMULWB          R12, R9, R10
    SMULWB          R5, R8, R10
    SMLAWT          R7, R9, R10, R5
    SUB             R8, R12, R11
    MVN             R5, R7
    ADD             R5, R5, #1

    MOV             R9, #50
    MOV             R12, #-50
    SMULWB          R10, R5, R9
    SMULWB          R11, R8, R12

    ADD             R8, R8, R10
    ADD             R5, R5, R11

    LDR             R11, [sp, #104]
    LDR             R10, [R6], #-32


    SMULWB          R7, R8, R10
    MVN             R8, R8
    ADD             R8, R8, #1
    SMULWT          R12, R8, R10

    CMP             R11, #0
    BLT             NEXT

    RSBS            R9, R11, #16




    LDR             R8, [sp, #120]
    QADD            R5, R5, R8
    ASR             R5, R5, R9

    RSBS            R9, R11, #31
    MOVS            R8, R7, ASR R9
    CMNLT           R8, #1
    MOVLT           R7, #0x80000000
    MVNGT           R7, #0x80000000
    MOVEQ           R7, R7, LSL R11

    RSBS            R9, R11, #31
    MOVS            R8, R12, ASR R9
    CMNLT           R8, #1
    MOVLT           R12, #0x80000000
    MVNGT           R12, #0x80000000
    MOVEQ           R12, R12, LSL R11

    B               NEXT1
NEXT:
    MVN             R11, R11
    ADD             R11, R11, #1
    ASR             R5, R5, R11
    MOV             R8, #0x8000
    QADD            R5, R5, R8
    ASR             R5, R5, #16
    ASR             R7, R7, R11
    ASR             R12, R12, R11

NEXT1:
    LDR             R9, [R4]
    MOV             R8, #0x8000

    STR             R5, [R4], #4


    UXTH            R5, R10, ROR #16
    UXTH            R10, R10


    VDUP.32         D0, R9
    VDUP.32         D2, R10
    VDUP.32         D3, R5
    VZIP.32         D2, D3
    VMULL.S32       Q0, D2, D0
    VQMOVN.S64      D8, Q0


    VDUP.32         D0, R12
    VDUP.32         D1, R7

    VZIP.32         D0, D1
    VQSUB.S32       D8, D0, D8


    VDUP.32         D0, R8



    LDR             R7, [sp, #112]
    LSL             R7 , R7 , #1
    LSL             R10, R7, #1

    ASR             R5, R3, #1
    SMULBB          R5, R10, R5
    ADD             R5, R5, R0
    SUB             R0, R5, R10
    MVN             R9, R10
    ADD             R9, R9, #1

    VST1.32         D8[1], [R0], R9
    VST1.32         D8[0], [R5], R10


    MOV             R8, R1
    LSL             R12, R3, #2

    ADD             R1, R1, R12

    SUB             R1, R1, #40

    MOV             R12, #-32



PROLOGUE_NEON:

    ASR             R3, R3, #2
    SUB             R3, R3, #4
    ASR             R3, R3, #2
    SUB             R3, R3, #2

    VLD2.32         {Q0, Q1}, [R1], R12
    VUZP.16         D0, D1
    VUZP.16         D2, D3

    VREV64.16       Q0, Q0
    VREV64.16       Q1, Q1
    VLD2.16         {D8, D9}, [R2]!

    VLD2.32         {Q2, Q3}, [R8]!
    VMULL.U16       Q15, D0, D9

    VUZP.16         D4, D5
    VMULL.U16       Q14, D2, D8

    VUZP.16         D6, D7
    VMULL.U16       Q13, D0, D8


    VMULL.U16       Q12, D2, D9

    VLD2.32         {Q5, Q6}, [R6], R12
    VSHR.U32        Q15, Q15, #16

    VUZP.16         D10, D11
    VSHR.U32        Q14, Q14, #16

    VUZP.16         D12, D13
    VMLAL.S16       Q15, D1, D9

    VREV64.16       Q5, Q5
    VMLAL.S16       Q14, D3, D8

    VREV64.16       Q6, Q6
    VSHR.U32        Q13, Q13, #16


    VSHR.U32        Q12, Q12, #16

    VMLAL.S16       Q13, D1, D8
    VMLAL.S16       Q12, D3, D9



    VADD.I32        Q15, Q15, Q14
    VNEG.S32        Q15, Q15

    VMULL.U16       Q11, D4, D8

    VSUB.I32        Q14, Q12, Q13


    VMOV            Q13, Q15
    VMOV            Q12, Q14

    VUZP.16         D24, D25


    VUZP.16         D26, D27
    VMULL.U16       Q1, D24, D18

    VMULL.U16       Q0, D26, D18

    VSHR.U32        Q11, Q11, #16
    VMLAL.S16       Q11, D5, D8

    VSHR.U32        Q1, Q1, #16
    VSHR.U32        Q0, Q0, #16
    VMLAL.S16       Q1, D25, D18
    VMLAL.S16       Q0, D27, D18

    VMULL.U16       Q12, D4, D9
    VMULL.U16       Q13, D6, D8

    VNEG.S32        Q1, Q1
    VADD.I32        Q14, Q14, Q0
    VADD.I32        Q15, Q15, Q1

    VMULL.U16       Q0, D6, D9
    VSHR.S32        Q12, Q12, #16
    VMLAL.S16       Q12, D5, D9
    VSHR.S32        Q13, Q13, #16
    VSHR.S32        Q0, Q0, #16
    VMLAL.S16       Q13, D7, D8
    VMLAL.S16       Q0, D7, D9




    VADD.I32        Q11, Q11, Q0
    VNEG.S32        Q11, Q11
    VSUB.I32        Q12, Q13, Q12



    LDR             R11, [sp, #120]
    VDUP.S32        Q7, R11
    VQADD.S32       Q14, Q14, Q7
    LDR             R11, [sp, #116]
    VDUP.S32        Q0, R11
    VQSHL.S32       Q14, Q14, Q0

    VMOV            Q0, Q11
    VMOV            Q7, Q12


    VUZP.16         D24, D25

    VUZP.16         D22, D23
    VMULL.U16       Q4, D24, D18
    VMULL.U16       Q13, D22, D18

    VNEG.S32        Q1, Q15
    VUZP.16         D30, D31

    VUZP.16         D2, D3
    VMULL.U16       Q2, D30, D12

    VMULL.U16       Q3, D2, D13

    VSHR.U32        Q4, Q4, #16
    VSHR.U32        Q13, Q13, #16

    VMLAL.S16       Q4, D25, D18
    VMLAL.S16       Q13, D23, D18

    VSHR.U32        Q2, Q2, #16
    VSHR.U32        Q3, Q3, #16

    VMLAL.S16       Q2, D31, D12
    VMLAL.S16       Q3, D3, D13

    VNEG.S32        Q4, Q4
    VADD.I32        Q7, Q7, Q13
    VADD.I32        Q0, Q0, Q4

    LDR             R11, [sp, #120]
    VDUP.S32        Q4, R11
    VQADD.S32       Q0, Q0, Q4
    LDR             R11, [sp, #116]
    VDUP.S32        Q13, R11
    VQSHL.S32       Q0, Q0, Q13

    VMOV            Q13, Q14

    VLD2.32         {Q14, Q15}, [R4]

    VZIP.32         Q13, Q0
    VST1.32         {Q13}, [R4]!
    VST1.32         {Q0}, [R4]!

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D13, D1


    VMULL.S32       Q13, D28, D0
    VQMOVN.S64      D8, Q13
    VMULL.S32       Q13, D29, D1
    VQMOVN.S64      D9, Q13

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D12, D1


    VMULL.S32       Q12, D28, D0
    VQMOVN.S64      D26, Q12
    VMULL.S32       Q12, D29, D1
    VQMOVN.S64      D27, Q12

    VQSHL.S32       Q2, Q2, Q8
    VQSHL.S32       Q3, Q3, Q8

    VQSUB.S32       Q2, Q2, Q4
    VQSUB.S32       Q3, Q3, Q13

    VNEG.S32        Q13, Q7
    VUZP.16         D14, D15
    VUZP.16         D26, D27

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D10, D1
    VMULL.S32       Q11, D30, D0
    VQMOVN.S64      D24, Q11
    VMULL.S32       Q11, D31, D1
    VQMOVN.S64      D25, Q11
    VMOV.S32        D1, #0
    VADDL.S16       Q0, D11, D1
    VMULL.S32       Q4, D30, D0
    VQMOVN.S64      D22, Q4
    VMULL.S32       Q4, D31, D1
    VQMOVN.S64      D23, Q4
    VMULL.U16       Q4, D26, D11
    VMULL.U16       Q15, D14, D10

    VLD2.32         {Q0, Q1}, [R1], R12

    VUZP.16         D0, D1

    VUZP.16         D2, D3
    VSHR.U32        Q4, Q4, #16

    VREV64.16       Q0, Q0
    VSHR.U32        Q15, Q15, #16

    VREV64.16       Q1, Q1
    VMLAL.S16       Q4, D27, D11

    VMLAL.S16       Q15, D15, D10

    VLD2.32         {Q5, Q6}, [R6], R12

    VUZP.16         D10, D11

    VUZP.16         D12, D13
    VMOV            Q7,Q2

    VREV64.16       Q5, Q5

    VREV64.16       Q6, Q6
    VQSHL.S32       Q4, Q4, Q8

    VMOV             Q9,Q3

    VLD2.32         {Q2, Q3}, [R8]!
    VQSHL.S32       Q15, Q15, Q8

    VUZP.16         D4, D5
    VQSUB.S32       Q4, Q4, Q12

    VUZP.16         D6, D7
    VQSUB.S32       Q11, Q15, Q11

     VMOV            Q15,Q4

    VLD2.16         {D8, D9}, [R2]!

CORE_LOOP_PTO:

    VST1.32         D14[0], [R0, :32], R9

    VST1.32         D22[0], [R0, :32], R9

    VST1.32         D14[1], [R0, :32], R9

    VST1.32         D22[1], [R0, :32], R9

    VST1.32         D15[0], [R0, :32], R9

    VST1.32         D23[0], [R0, :32], R9

    VST1.32         D15[1], [R0, :32], R9

    VST1.32         D23[1], [R0, :32], R9

    VST1.32         D18[0], [R5, :32], R10

    VST1.32         D30[0], [R5, :32] ,R10

    VST1.32         D18[1], [R5, :32], R10

    VST1.32         D30[1], [R5, :32], R10

    VST1.32         D19[0], [R5, :32], R10

    VST1.32         D31[0], [R5, :32], R10

    VST1.32         D19[1], [R5, :32], R10

    VST1.32         D31[1], [R5, :32], R10

    VMULL.U16       Q15, D0, D9
    VMULL.U16       Q14, D2, D8
    VMULL.U16       Q13, D0, D8
    VMULL.U16       Q12, D2, D9
    VSHR.U32        Q15, Q15, #16
    VSHR.U32        Q14, Q14, #16
    VMLAL.S16       Q15, D1, D9
    VMLAL.S16       Q14, D3, D8
    VSHR.U32        Q13, Q13, #16
    VSHR.U32        Q12, Q12, #16
    VMLAL.S16       Q13, D1, D8
    VMLAL.S16       Q12, D3, D9

    VADD.I32        Q15, Q15, Q14
    VNEG.S32        Q15, Q15
    VSUB.I32        Q14, Q12, Q13

    VMOV            Q13, Q15
    VMULL.U16       Q11, D4, D8

    VMOV            Q12, Q14

    VUZP.16         D24, D25

    VMOV.S16        D18, #50

    VUZP.16         D26, D27
    VMULL.U16       Q1, D24, D18
    VMULL.U16       Q0, D26, D18

    VSHR.U32        Q11, Q11, #16
    VMLAL.S16       Q11, D5, D8

    VSHR.U32        Q1, Q1, #16
    VSHR.U32        Q0, Q0, #16
    VMLAL.S16       Q1, D25, D18
    VMLAL.S16       Q0, D27, D18

    VMULL.U16       Q12, D4, D9
    VMULL.U16       Q13, D6, D8

    VNEG.S32        Q1, Q1
    VADD.I32        Q14, Q14, Q0
    VADD.I32        Q15, Q15, Q1

    VMULL.U16       Q0, D6, D9
    VSHR.S32        Q12, Q12, #16
    VMLAL.S16       Q12, D5, D9
    VSHR.S32        Q13, Q13, #16
    VSHR.S32        Q0, Q0, #16
    VMLAL.S16       Q13, D7, D8
    VMLAL.S16       Q0, D7, D9



    VADD.I32        Q11, Q11, Q0

    VNEG.S32        Q11, Q11
    VSUB.I32        Q12, Q13, Q12


    LDR             R11, [sp, #120]
    VDUP.S32        Q7, R11
    VQADD.S32       Q14, Q14, Q7
    LDR             R11, [sp, #116]
    VDUP.S32        Q0, R11
    VQSHL.S32       Q14, Q14, Q0


    VMOV            Q0, Q11
    VMOV            Q7, Q12

    VUZP.16         D24, D25

    VUZP.16         D22, D23
    VMULL.U16       Q4, D24, D18
    VMULL.U16       Q13, D22, D18

    VNEG.S32        Q1, Q15

    VUZP.16         D30, D31

    VUZP.16         D2, D3
    VMULL.U16       Q2, D30, D12
    VMULL.U16       Q3, D2, D13

    VSHR.U32        Q4, Q4, #16
    VSHR.U32        Q13, Q13, #16

    VMLAL.S16       Q4, D25, D18
    VMLAL.S16       Q13, D23, D18

    VSHR.U32        Q2, Q2, #16
    VSHR.U32        Q3, Q3, #16

    VMLAL.S16       Q2, D31, D12
    VMLAL.S16       Q3, D3, D13

    VNEG.S32        Q4, Q4
    VADD.I32        Q7, Q7, Q13
    VADD.I32        Q0, Q0, Q4



    LDR             R11, [sp, #120]
    VDUP.S32        Q4, R11
    VQADD.S32       Q0, Q0, Q4
    LDR             R11, [sp, #116]
    VDUP.S32        Q13, R11
    VQSHL.S32       Q0, Q0, Q13
    VMOV            Q13, Q14

    VLD2.32         {Q14, Q15}, [R4]

    VZIP.32         Q13, Q0
    VST1.32         {Q13}, [R4]!
    VST1.32         {Q0}, [R4]!

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D13, D1


    VMULL.S32       Q13, D28, D0
    VQMOVN.S64      D8, Q13
    VMULL.S32       Q13, D29, D1
    VQMOVN.S64      D9, Q13

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D12, D1


    VMULL.S32       Q12, D28, D0
    VQMOVN.S64      D26, Q12
    VMULL.S32       Q12, D29, D1
    VQMOVN.S64      D27, Q12

    VQSHL.S32       Q2, Q2, Q8
    VQSHL.S32       Q3, Q3, Q8



    VQSUB.S32       Q2, Q2, Q4
    VQSUB.S32       Q3, Q3, Q13

    VNEG.S32        Q13, Q7
    VUZP.16         D26, D27

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D10, D1
    VMULL.S32       Q11, D30, D0
    VQMOVN.S64      D24, Q11
    VMULL.S32       Q11, D31, D1
    VQMOVN.S64      D25, Q11

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D11, D1

    VMULL.S32       Q4, D30, D0
    VQMOVN.S64      D22, Q4
    VMULL.S32       Q4, D31, D1
    VQMOVN.S64      D23, Q4


    VUZP.16         D14, D15
    VMULL.U16       Q4, D26, D11
    VMULL.U16       Q15, D14, D10


    VLD2.32         {Q0, Q1}, [R1], R12

    VUZP.16         D0, D1

    VUZP.16         D2, D3
    VSHR.U32        Q4, Q4, #16

    VREV64.16       Q0, Q0
    VSHR.U32        Q15, Q15, #16

    VREV64.16       Q1, Q1
    VMLAL.S16       Q4, D27, D11

    VMLAL.S16       Q15, D15, D10

    VLD2.32         {Q5, Q6}, [R6], R12

    VUZP.16         D10, D11

    VUZP.16         D12, D13
    VMOV             Q7 , Q2

    VREV64.16       Q5, Q5

    VREV64.16       Q6, Q6


    VQSHL.S32       Q4, Q4, Q8

    VMOV            Q9,Q3

    VLD2.32         {Q2, Q3}, [R8]!
    VQSHL.S32       Q15, Q15, Q8

    VUZP.16         D4, D5
    VQSUB.S32       Q4, Q4, Q12

    VUZP.16         D6, D7
    VQSUB.S32       Q11, Q15, Q11

     VMOV            Q15,Q4

    VLD2.16         {D8, D9}, [R2]!

    SUBS            R3, R3, #1
    BNE             CORE_LOOP_PTO





EPILOGUE:

    VST1.32         D14[0], [R0], R9

    VST1.32         D22[0], [R0], R9

    VST1.32         D14[1], [R0], R9

    VST1.32         D22[1], [R0], R9

    VST1.32         D15[0], [R0], R9

    VST1.32         D23[0], [R0], R9

    VST1.32         D15[1], [R0], R9

    VST1.32         D23[1], [R0], R9

    VST1.32         D18[0], [R5], R10

    VST1.32         D30[0], [R5], R10

    VST1.32         D18[1], [R5], R10

    VST1.32         D30[1], [R5], R10

    VST1.32         D19[0], [R5], R10

    VST1.32         D31[0], [R5], R10

    VST1.32         D19[1], [R5], R10

    VST1.32         D31[1], [R5], R10

    VMULL.U16       Q15, D0, D9
    VMULL.U16       Q14, D2, D8
    VMULL.U16       Q13, D0, D8
    VMULL.U16       Q12, D2, D9
    VSHR.U32        Q15, Q15, #16
    VSHR.U32        Q14, Q14, #16
    VMLAL.S16       Q15, D1, D9
    VMLAL.S16       Q14, D3, D8
    VSHR.U32        Q13, Q13, #16
    VSHR.U32        Q12, Q12, #16
    VMLAL.S16       Q13, D1, D8
	VMLAL.S16       Q12, D3, D9
    VADD.I32        Q15, Q15, Q14
	VNEG.S32        Q15, Q15


    VSUB.I32        Q14, Q12, Q13

    VMOV.S16        D18, #50

    VMULL.U16       Q11, D4, D8
    VMOV            Q13, Q15
    VMOV            Q12, Q14

    VMOV            Q13, Q15
    VMOV            Q12, Q14

    VUZP.16         D26, D27
    VUZP.16         D24, D25


    VMULL.U16       Q1, D24, D18
    VMULL.U16       Q0, D26, D18

    VSHR.U32        Q11, Q11, #16
    VMLAL.S16       Q11, D5, D8

    VSHR.U32        Q1, Q1, #16
    VSHR.U32        Q0, Q0, #16
    VMLAL.S16       Q1, D25, D18
    VMLAL.S16       Q0, D27, D18

    VMULL.U16       Q12, D4, D9
    VMULL.U16       Q13, D6, D8

    VNEG.S32        Q1, Q1
    VADD.I32        Q14, Q14, Q0
    VADD.I32        Q15, Q15, Q1

    VMULL.U16       Q0, D6, D9
    VSHR.S32        Q12, Q12, #16
    VMLAL.S16       Q12, D5, D9
    VSHR.S32        Q13, Q13, #16
    VSHR.S32        Q0, Q0, #16
    VMLAL.S16       Q13, D7, D8
    VMLAL.S16       Q0, D7, D9





    VADD.I32        Q11, Q11, Q0
    VNEG.S32        Q11, Q11
    VSUB.I32        Q12, Q13, Q12




    LDR             R11, [sp, #120]
    VDUP.S32        Q7, R11
    VQADD.S32       Q14, Q14, Q7
    LDR             R11, [sp, #116]
    VDUP.S32        Q0, R11
    VQSHL.S32       Q14, Q14, Q0


    VMOV            Q0, Q11
    VMOV            Q7, Q12


    VUZP.16         D22, D23
    VUZP.16         D24, D25

    VMULL.U16       Q4, D24, D18
    VMULL.U16       Q13, D22, D18

    VNEG.S32        Q1, Q15
    VUZP.16         D30, D31
    VUZP.16         D2, D3

    VMULL.U16       Q2, D30, D12
    VMULL.U16       Q3, D2, D13

    VSHR.U32        Q4, Q4, #16
    VSHR.U32        Q13, Q13, #16

    VMLAL.S16       Q4, D25, D18
    VMLAL.S16       Q13, D23, D18

    VSHR.U32        Q2, Q2, #16
    VSHR.U32        Q3, Q3, #16

    VMLAL.S16       Q2, D31, D12
    VMLAL.S16       Q3, D3, D13

    VNEG.S32        Q4, Q4
    VADD.I32        Q7, Q7, Q13
    VADD.I32        Q0, Q0, Q4

    LDR             R11, [sp, #120]
    VDUP.S32        Q4, R11
    VQADD.S32       Q0, Q0, Q4
    LDR             R11, [sp, #116]
    VDUP.S32        Q13, R11
    VQSHL.S32       Q0, Q0, Q13


    VMOV            Q13, Q14

    VLD2.32         {Q14, Q15}, [R4]
    VZIP.32         Q13, Q0
    VST1.32         {Q13}, [R4]!
    VST1.32         {Q0}, [R4]!

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D13, D1

    VMULL.S32       Q13, D28, D0
    VQMOVN.S64      D8, Q13
    VMULL.S32       Q13, D29, D1
    VQMOVN.S64      D9, Q13

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D12, D1

    VMULL.S32       Q12, D28, D0
    VQMOVN.S64      D26, Q12
    VMULL.S32       Q12, D29, D1
    VQMOVN.S64      D27, Q12

    VQSHL.S32       Q2, Q2, Q8
    VQSHL.S32       Q3, Q3, Q8

    VQSUB.S32       Q2, Q2, Q4
    VQSUB.S32       Q3, Q3, Q13

    VNEG.S32        Q13, Q7
    VUZP.16         D14, D15
    VUZP.16         D26, D27

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D10, D1


    VMULL.S32       Q11, D30, D0
    VQMOVN.S64      D24, Q11
    VMULL.S32       Q11, D31, D1
    VQMOVN.S64      D25, Q11

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D11, D1

    VMULL.S32       Q4, D30, D0
    VQMOVN.S64      D22, Q4
    VMULL.S32       Q4, D31, D1
    VQMOVN.S64      D23, Q4


    VMULL.U16       Q4, D26, D11
    VMULL.U16       Q15, D14, D10

    VSHR.U32        Q4, Q4, #16

    VSHR.U32        Q15, Q15, #16

    VMLAL.S16       Q4, D27, D11

    VMLAL.S16       Q15, D15, D10



    VQADD.S32       Q7, Q2, Q10

    VQSHL.S32       Q4, Q4, Q8

    VQSHL.S32       Q15, Q15, Q8

    VQSUB.S32       Q4, Q4, Q12

    VQSUB.S32       Q11, Q15, Q11

    VMOV             Q15 , Q4

    VST1.32         D14[0], [R0], R9
    VST1.32         D22[0], [R0], R9
    VST1.32         D14[1], [R0], R9
    VST1.32         D22[1], [R0], R9
    VST1.32         D15[0], [R0], R9
    VST1.32         D23[0], [R0], R9
    VST1.32         D15[1], [R0], R9
    VST1.32         D23[1], [R0], R9
    VST1.32         D6[0], [R5], R10
    VST1.32         D30[0], [R5], R10
    VST1.32         D6[1], [R5], R10
    VST1.32         D30[1], [R5], R10
    VST1.32         D7[0], [R5], R10
    VST1.32         D31[0], [R5], R10
    VST1.32         D7[1], [R5], R10
    VST1.32         D31[1], [R5], R10

ARM_EPILOGUE:

ARM_LOOP:

    VLD2.32         {Q0, Q1}, [R1]

    VUZP.16         D0, D1
    VUZP.16         D2, D3

    VREV64.16       Q0, Q0
    VREV64.16       Q1, Q1

    VLD2.16         {D8, D9}, [R2]!

    VLD2.32         {D4, D6}, [R8]!
    VMOV.S32        D5, #0x00000000
    VMOV.S32        D7, #0x00000000

    VLD1.32         D5[0], [R8]!
    VLD1.32         D7[0], [R8]

    MOV             R12, #16

    VUZP.16         D4, D5
    VUZP.16         D6, D7

    ADD             R6, R6, #16

    MOV             R12, #-4
    VLD2.32         {D11, D13}, [R6], R12


    VMOV.S32        D10, #0x00000000

    VLD1.32         D12[1], [R6], R12
    VLD1.32         D10[1], [R6], R12
    VLD1.32         D12[0], [R6], R12

    VUZP.16         D10, D11
    VUZP.16         D12, D13

    VREV64.16       Q5, Q5
    VREV64.16       Q6, Q6

    VMULL.U16       Q15, D0, D9
    VMULL.U16       Q14, D2, D8
    VMULL.U16       Q13, D0, D8
    VMULL.U16       Q12, D2, D9

    VSHR.U32        Q15, Q15, #16
    VSHR.U32        Q14, Q14, #16

    VMLAL.S16       Q15, D1, D9
    VMLAL.S16       Q14, D3, D8

    VSHR.U32        Q13, Q13, #16
    VSHR.U32        Q12, Q12, #16

    VMLAL.S16       Q13, D1, D8
    VMLAL.S16       Q12, D3, D9

    VADD.I32        Q15, Q15, Q14
    VNEG.S32        Q15, Q15

    VMULL.U16       Q11, D4, D8

    VSUB.I32        Q14, Q12, Q13


    VMOV            Q13, Q15
    VMOV            Q12, Q14

    VUZP.16         D26, D27
    VUZP.16         D24, D25


    VMULL.U16       Q1, D24, D18
    VMULL.U16       Q0, D26, D18

    VSHR.U32        Q11, Q11, #16
    VMLAL.S16       Q11, D5, D8

    VSHR.U32        Q1, Q1, #16
    VSHR.U32        Q0, Q0, #16
    VMLAL.S16       Q1, D25, D18
    VMLAL.S16       Q0, D27, D18

    VMULL.U16       Q12, D4, D9
    VMULL.U16       Q13, D6, D8

    VNEG.S32        Q1, Q1
    VADD.I32        Q14, Q14, Q0
    VADD.I32        Q15, Q15, Q1

    VMULL.U16       Q0, D6, D9
    VSHR.S32        Q12, Q12, #16
    VMLAL.S16       Q12, D5, D9
    VSHR.S32        Q13, Q13, #16
    VSHR.S32        Q0, Q0, #16
    VMLAL.S16       Q13, D7, D8
    VMLAL.S16       Q0, D7, D9

    VADD.I32        Q11, Q11, Q0
    VNEG.S32        Q11, Q11
    VSUB.I32        Q12, Q13, Q12

    LDR             R11, [sp, #120]
    VDUP.S32        Q7, R11
    VQADD.S32       Q14, Q14, Q7
    LDR             R11, [sp, #116]
    VDUP.S32        Q0, R11
    VQSHL.S32       Q14, Q14, Q0

    VMOV            Q0, Q11
    VMOV            Q7, Q12

    VUZP.16         D22, D23
    VUZP.16         D24, D25

    VMULL.U16       Q4, D24, D18
    VMULL.U16       Q13, D22, D18

    VNEG.S32        Q1, Q15
    VUZP.16         D30, D31
    VUZP.16         D2, D3

    VMULL.U16       Q2, D30, D12
    VMULL.U16       Q3, D2, D13

    VSHR.U32        Q4, Q4, #16
    VSHR.U32        Q13, Q13, #16

    VMLAL.S16       Q4, D25, D18
    VMLAL.S16       Q13, D23, D18

    VSHR.U32        Q2, Q2, #16
    VSHR.U32        Q3, Q3, #16

    VMLAL.S16       Q2, D31, D12
    VMLAL.S16       Q3, D3, D13

    VNEG.S32        Q4, Q4
    VADD.I32        Q7, Q7, Q13
    VADD.I32        Q0, Q0, Q4

    LDR             R11, [sp, #120]
    VDUP.S32        Q4, R11
    VQADD.S32       Q0, Q0, Q4
    LDR             R11, [sp, #116]
    VDUP.S32        Q13, R11
    VQSHL.S32       Q0, Q0, Q13

    VMOV            Q13, Q14

    MOV             R6, R4

    VLD1.32         {D28, D29}, [R4]!
    VMOV.S32        D31, #0x00000000
    VLD1.32         D30[0], [R4]!
    VLD1.32         D30[1], [R4]!
    VLD1.32         D31[0], [R4]!
    VUZP.32         Q14, Q15


    VST1.32         D26[0], [R6]!
    VST1.32         D0[0], [R6]!
    VST1.32         D26[1], [R6]!
    VST1.32         D0[1], [R6]!
    VST1.32         D27[0], [R6]!
    VST1.32         D1[0], [R6]!
    VST1.32         D27[1], [R6]!

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D13, D1

    VMULL.S32       Q13, D28, D0
    VQMOVN.S64      D8, Q13
    VMULL.S32       Q13, D29, D1
    VQMOVN.S64      D9, Q13

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D12, D1

    VMULL.S32       Q12, D28, D0
    VQMOVN.S64      D26, Q12
    VMULL.S32       Q12, D29, D1
    VQMOVN.S64      D27, Q12

    VQSHL.S32       Q2, Q2, Q8
    VQSHL.S32       Q3, Q3, Q8

    VQSUB.S32       Q2, Q2, Q4
    VQSUB.S32       Q3, Q3, Q13

    VNEG.S32        Q13, Q7
    VUZP.16         D14, D15
    VUZP.16         D26, D27

    VMOV.S32        D1, #0
    VADDL.S16       Q0, D10, D1


    VMULL.S32       Q11, D30, D0
    VQMOVN.S64      D24, Q11
    VMULL.S32       Q11, D31, D1
    VQMOVN.S64      D25, Q11


    VMOV.S32        D1, #0
    VADDL.S16       Q0, D11, D1

    VMULL.S32       Q4, D30, D0
    VQMOVN.S64      D22, Q4
    VMULL.S32       Q4, D31, D1
    VQMOVN.S64      D23, Q4


    VMULL.U16       Q4, D26, D11
    VMULL.U16       Q15, D14, D10

    VSHR.U32        Q4, Q4, #16

    VSHR.U32        Q15, Q15, #16

    VMLAL.S16       Q4, D27, D11

    VMLAL.S16       Q15, D15, D10



    VMOV           Q7 , Q2

    VQSHL.S32       Q4, Q4, Q8

    VQSHL.S32       Q15, Q15, Q8

    VQSUB.S32       Q4, Q4, Q12

    VQSUB.S32       Q11, Q15, Q11

     VMOV            Q15, Q4




    VST1.32         D14[0], [R0], R9
    VST1.32         D22[0], [R0], R9
    VST1.32         D14[1], [R0], R9
    VST1.32         D22[1], [R0], R9
    VST1.32         D15[0], [R0], R9
    VST1.32         D23[0], [R0], R9
    VST1.32         D15[1], [R0], R9

    VST1.32         D6[0], [R5], R10
    VST1.32         D30[0], [R5], R10
    VST1.32         D6[1], [R5], R10
    VST1.32         D30[1], [R5], R10
    VST1.32         D7[0], [R5], R10
    VST1.32         D31[0], [R5], R10
    VST1.32         D7[1], [R5], R10

    VPOP            {d8 - d15}
    LDMFD           sp!, {R4-R12}
    BX              LR